**2.-** <u>Restadores</u> : La sustracción de dos números binarios puede realizarse a través del complemento de un número.

Implementemos circuitos que realizan la resta en forma directa.

### a) SemiRestadores

Sea:

| X el minuendo   | X | Υ | В | D |
|-----------------|---|---|---|---|
| Y el Sustraendo | 0 | 0 | 0 | 0 |
| D la Diferencia | 0 | 1 | 1 | 1 |
| B el Préstamo   | 1 | 0 | 0 | 1 |
|                 | 1 | 1 | 0 | 0 |

- b) Restador Total: Circuito combinacional que realiza la substracción entre 2 bit tomando en cuenta que un 1 puede ser prestado a una etapa menos significativa.
  - X = Minuendo
  - Y = Sustraendo
  - Z = Préstamo a una etapa menos significativa
  - B = Préstamo solicitado a una próxima etapa

| X | Υ | Ζ | В | D |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 1 | 1 | 1 |

$$B = \overline{X}Y + \overline{X}Z + YZ$$

El sumador completo (F.A.) permite sumar 3 dígitos binarios, así, para sumar dos números binarios de n bit, es necesarios conectar F.A de modo que cada uno realice la suma correspondiente a cada bit de los sumadores.

Para lograr rapidez en el cálculo los F.A se conectan en paralelo de modo que todos los bit de los sumadores ingresan al mismo instante. No obstante la suma de 2 bit requiere tener el carry de la suma anterior. La estructura es la siguiente:





Ej: TTL 74283

El tiempo requerido para obtener la suma completa será el tiempo requerido para la propagación de los carries a los estados siguientes. Así, la suma en el F.A<sub>i</sub> no reproducirá el resultado correcto hasta que el C<sub>i</sub> no haya sido calculado. El esquema anterior recibe el nombre de "*Ripple- Carry Adder*".

"Carry Look a Head Adder": Es un sumador de tiempo fijo, los acarreos son generados en paralelo, lo cual brinda una mayor repidez de cálculo.

Sabemos que 
$$C_{i+1} = (X_i + y_i)C_i + X_i y_i$$

Si definimos:

$$P_{i} = X_{i} \bigoplus Y_{i} \qquad \Longrightarrow \qquad \text{Se propaga el carry}$$
 
$$G_{i} = X_{i} y_{i} \qquad \Longrightarrow \qquad \text{Se genera el carry}$$
 
$$C_{i+1} = G_{i} + P_{i}C_{i}$$

Donde  $G_i$  y  $P_i$  son señales de acarreo generado y propagado para el estado i-ésimo.

 $G_i$  = 1 Si el acarreo es generado en el i-ésimo estado es decir si  $x_i$  =  $y_i$  = 1  $P_i$  = 1 si  $x_i$  ó  $y_i$  valen 1 (pero no ambos)

Si  $P_i = 1$  y  $C_i = 1 \Rightarrow C_{i+1} = 1$ , esto es, el acarreo del estado i-1 se propaga ininterrumpidamente hacia el estado i+1 a través del estado i

Para generar los acarreos en paralelo es necesario transformar la función del acarreo a una forma no recursiva ,así:

$$\begin{array}{l} C_{i+1} = G_i + P_i C_i & \text{con } 1 \leq i \leq n \\ C_i = G_{i-1} + P_{i-1} C_{i-1} \\ = > & C_{i+1} = G_i + P_i (G_{i-1} + P_{i-1} C_{i-1}) \\ = G_i + P_i G_{i-1} + P_i P_{i-1} (G_{i-2} + P_{i-2} C_{i-2}) \\ \end{array}$$
 
$$\begin{array}{l} C_2 = G_1 + P_1 C_1 \\ C_3 = G_2 + P_2 C_2 = G_2 + P_2 (G_1 + P_1 C_1) \\ C_4 = G_3 + P_3 C_3 = G_3 + P_3 \left( G_2 + P_2 G_1 + P_2 P_1 C_1 \right) = G_3 + P_3 G_2 + P_3 P_2 G_1 + P_3 P_2 P_1 C_1 \\ \end{array}$$
 
$$\begin{array}{l} C_{i+1} = G_i + P_i G_{i-1} + P_i P_{i-1} G_{i-2} + \ldots + P_i P_{i-1} P_{i-2} \ldots P_1 C_1 \end{array}$$

Esta ecuación define el acarreo generado por el estado i y  $C_{i+1} = 1$  si el carry ha sido generado en el estado  $i(G_i)$  ó si ha sido originado en un estado precedente y propagado por los estados subsecuentes.

Un esquema para 3 bit será:





$$C_4 = G_3 + P_3G_2 + P_3P_2G_1 + P_3P_2P_1C_1$$
, etc.

La realización anterior es muy poco práctica a nivel de compuertas por cuanto se requiere un gran número de estas con un gran número de entradas. Estas limitaciones pueden ser resueltas mediante integración a mayor escala.

Cuando se requiere sumar números de muchos bit (Por ej. 32 ó 64 en un computador), se divide el esquema Lookahead en grupos y se propaga el carry de un grupo a otro => disminución de la rapidez de cálculo.





**3.- Conversión de Códigos**: Cuando el código de salida de un sistema difiere del código usado como entrada a otro sistema, un circuito conversor de código debe ser insertado entre ambos.

## BCD - EXCESO 3

|   | Ent | rada | ì |   | Sal | lida |   |
|---|-----|------|---|---|-----|------|---|
| Α | В   | C    | D | W | X   | Υ    | Ζ |
| 0 | 0   | 0    | 0 | 0 | 0   | 1    | 1 |
| 0 | 0   | 0    | 1 | 0 | 1   | 0    | 0 |
| 0 | 0   | 1    | 0 | 0 | 1   | 0    | 1 |
| 0 | 0   | 1    | 1 | 0 | 1   | 1    | 0 |
| 0 | 1   | 0    | 0 | 0 | 1   | 1    | 1 |
| 0 | 1   | 0    | 1 | 1 | 0   | 0    | 0 |
| 0 | 1   | 1    | 0 | 1 | 0   | 0    | 1 |
| 0 | 1   | 1    | 1 | 1 | 0   | 1    | 0 |
| 1 | 0   | 0    | 0 | 1 | 0   | 1    | 1 |
| 1 | 0   | 0    | 1 | 1 | 1   | 0    | 0 |

| CD AB | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| 00    | 0  | 0  |    | 1  |
| 01    | 0  | 1  |    | 1  |
| 11    | 0  | 1  |    |    |
| 10    | 0  | 1  |    |    |

$$W = A + BD + BC$$









## A nivel de MSI



**4.-** <u>Comparadores</u>: Un comparador es un circuito que compara dos números A y B y determina sus magnitudes relativas. El resultado es entregado en 3 salidas que indican si A > B, A = B ó A < B

Ej: Considere los números A y B de 2 bits

|       | Entra | adas           |       | Salidas |       |       |  |
|-------|-------|----------------|-------|---------|-------|-------|--|
|       | 4     | E              | 3     | A > B   | A = B | A < B |  |
| $A_1$ | $A_0$ | B <sub>1</sub> | $B_0$ | X       | Υ     | Z     |  |
| 0     | 0     | 0              | 0     | 0       | 1     | 0     |  |
| 0     | 0     | 0              | 1     | 0       | 0     | 1     |  |
| 0     | 0     | 1              | 0     | 0       | 0     | 1     |  |
| 0     | 0     | 1              | 1     | 0       | 0     | 1     |  |
| 0     | 1     | 0              | 0     | 1       | 0     | 0     |  |
| 0     | 1     | 0              | 1     | 0       | 1     | 0     |  |
| 0     | 1     | 1              | 0     | 0       | 0     | 1     |  |
| 0     | 1     | 1              | 1     | 0       | 0     | 1     |  |
| 1     | 0     | 0              | 0     | 1       | 0     | 0     |  |
| 1     | 0     | 0              | 1     | 1       | 0     | 0     |  |
| 1     | 0     | 1              | 0     | 0       | 1     | 0     |  |
| 1     | 0     | 1              | 1     | 0       | 0     | 1     |  |
| 1     | 1     | 0              | 0     | 1       | 0     | 0     |  |
| 1     | 1     | 0              | 1     | 1       | 0     | 0     |  |
| 1     | 1     | 1              | 0     | 1       | 0     | 0     |  |
| 1     | 1     | 1              | 1     | 0       | 1     | 0     |  |



|    | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| 00 | 1  |    |    |    |
| 01 |    | 1  |    |    |
| 11 |    |    | 1  |    |
| 10 |    |    |    | 1  |
| Υ  |    |    |    |    |

|     | 00 | 01 | 11 | 10 |
|-----|----|----|----|----|
| 00  |    |    |    |    |
| 01_ | 1  |    |    |    |
| 11  | 1  | 1  |    | 1  |
| 10  | 1  | 1  |    |    |
| 7   |    |    |    |    |

$$X = A_1B_1 + A_0B_1B_0 + A_1A_0B_0$$

$$Y = \Sigma (0, 5, 10, 15)$$

$$Z = \overline{A}_1B_1 + \overline{A}_1\overline{A}_0B_0 + \overline{A}_0B_1B_0$$

Implementar el circuito

A nivel de MSI



La tabla de verdad para la comparación de números binarios para más de 3 dígitos es inmanejable, pues requiere 2<sup>2n</sup> casilleros, para esto se manejan normalmente métodos computacionales. Sin embargo, los circuitos que poseen una cierta simetría, pueden ser algunas veces diseñados por medio de un algoritmo.

**Ej:** Considere 2 números A(A<sub>2</sub>, A<sub>1</sub>, A<sub>0</sub>) y B(B<sub>2</sub>, B<sub>1</sub>, B<sub>0</sub>) con 3 dígitos cada uno.

1) Son Iguales si A2=B2 , B1=A1, A0=B0

$$=> (A=B) = (A_{2}B_{2} + \overline{A_{2}B_{2}}) (A_{1}B_{1} + \overline{A_{1}B_{1}}) (A_{0}B_{0} + \overline{A_{0}B_{0}})$$

$$X_{2} \qquad X_{1} \qquad X_{0}$$

2) Para determinar si A > B ó A < B, se inspeccionarán las magnitudes por pares comenzando por los bits más significativos. Si dos bits son iguales se comparan los próximos dígitos y se continúa hasta que 2 bit no sean iguales. En ese momento si A<sub>x</sub> es mayor que B<sub>x</sub> entonces A > B y viceversa.

$$(A>B) = A_2B_2 + A_1B_1(\underbrace{A_2B_2 + A_2B_2}_{X_2}) + A_0B_0(\underbrace{A_2B_2 + A_2B_2}_{X_2})(\underbrace{A_1B_1 + A_1B_1}_{X_1})$$

$$(A>B) = \overline{A}_2B_2 + \overline{A}_1B_1(\underbrace{A_2B_2 + \overline{A}_2\overline{B}_2}) + \overline{A}_0B_0(\underbrace{A_2B_2 + \overline{A}_2\overline{B}_2})(\underbrace{A_1B_1 + \overline{A}_1B_1})$$

Tarea. Implementar el Circuito

5.- <u>Decodificadores</u> y <u>codificadores</u> : Considérese un código binario de n bits capaz de representar  $m \le 2^n$  palabras de información.

Un **Decodificador** es un circuito combinacional que convierte un código binario de **n bits** (variables) a **m** líneas de salidas una por cada palabra de información.

Un **Codificador** es un circuito combinacional que acepta **m** entradas una para cada palabra de información y genera un código binario de **n bits** (salidas)

# Ej. <u>Decodificador de Binario a Octal</u>

| En | trac | las |       |       |       | Sali  | idas  | ;     |       |       |
|----|------|-----|-------|-------|-------|-------|-------|-------|-------|-------|
| X  | Υ    | Ζ   | $D_0$ | $D_1$ | $D_2$ | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ |
| 0  | 0    | 0   | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0  | 0    | 1   | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0  | 1    | 0   | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 0  | 1    | 1   | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 1  | 0    | 0   | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 1  | 0    | 1   | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 1  | 1    | 0   | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 1  | 1    | 1   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |

Implementar el circuito.

### Codificador de Octal a Binario

| Entradas |       |       |       |       |       |       |       |   | alida | as |
|----------|-------|-------|-------|-------|-------|-------|-------|---|-------|----|
| $D_0$    | $D_1$ | $D_2$ | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ | X | Υ     | Z  |
| 1        | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0 | 0     | 0  |
| 0        | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0 | 0     | 1  |
| 0        | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0 | 1     | 0  |
| 0        | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0 | 1     | 1  |
| 0        | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 1 | 0     | 0  |
| 0        | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 1 | 0     | 1  |
| 0        | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1 | 1     | 0  |
| 0        | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1 | 1     | 1  |

$$X = D_4 + D_5 + D_6 + D_7$$
 $Y = D_2 + D_3 + D_6 + D_7$ 
 $Z = D_1 + D_3 + D_5 + D_7$ 
Implementar Circuito

Luego



#### **Decodificador BCD a 7 segmentos**

Un decodificador de BCD a siete segmentos (Seven-segments) es un circuito combinacional que acepta palabras decimales en BCD y genera salidas apropiadas para la selección de segmentos en un sistema constituido por led ó cristales usados para dibujar el decimal.



|   | Α | В | С | D | а | b | С | d | е | f | g |
|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 2 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 |
| 7 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 8 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 1 |

### **Tarea**

- 1) Implementar el circuito
- 2) Diseñe el BCD 7 segmentos usando todas las condiciones superfluas
- 3) Muestre los números generados cuando las condiciones no permitidas de entradas ocurren.

En general con tecnología MSI



Ej: Decodificador para el binario 7



El decodificador BCD-7 segmentos sólo sirve como ejemplo demostrativo de su diseño, pues se puede encontrar un decodificador 7 segmentos integrado por ej. El Decoder BCD 7448 con el display FND-500

**6.-** <u>Multiplexores y Demultiplexores</u>: Multiplexer significa enviar un gran número de unidades de información a través de un número pequeño de líneas ó canales.

Demultiplexing es la operación contraria, consiste en recibir información en un pequeño número de canales y distribuirlas sobre un gran número de destinatarios.

Un mux digital es un circuito que selecciona información desde 2<sup>n</sup> líneas de entrada y las dirige a una sola línea de salida. La selección es controlada por un conjunto de líneas de selección de entrada.

**Ejemplo:** Mux de 8 entradas( $I_0$  a  $I_7$ ) y un canal de salida. Las líneas de selección son  $S_2$ ,  $S_1$ ,  $S_0$ . La función de salida en álgebra de boole de un mux de 8 entradas sería:

$$Y = \mathbf{I}_{0} \overline{S}_{2} \overline{S}_{1} \overline{S}_{0} + \mathbf{I}_{1} \overline{S}_{2} \overline{S}_{1} S_{0} + \mathbf{I}_{2} \overline{S}_{2} S_{1} \overline{S}_{0} + \mathbf{I}_{3} \overline{S}_{2} S_{1} S_{0} + \mathbf{I}_{4} S_{2} \overline{S}_{1} \overline{S}_{0} + \mathbf{I}_{5} S_{2} \overline{S}_{1} S_{0} + \mathbf{I}_{6} S_{2} S_{1} \overline{S}_{0} + \mathbf{I}_{7} S_{2} S_{1} S_{0}$$



Entradas de control



Líneas de selección

## Ej.: Demux para 4 salidas



**Ej.:** Otro tipo de Mux es aquel que selecciona una de dos entradas de información A y B cada una de las cuales consiste de 3 bits de información. Una línea de selección determinaa que entradas, A ó B es aplicada a las salida.

Las funciones de salidas son :

$$Y_0 = A_0 \overline{S} + B_0 S$$

$$Y_1 = A_1 \overline{S} + B_1 S$$

$$Y_2 = A_2\overline{S} + B_2S$$



#### 7. Funciones OR-EX y equivalencia:

OR-EX 
$$\bigoplus$$
 Equivalencia  $\odot$  Se definen por las siguientes funciones 
$$X \bigoplus_{X \ominus Y = XY + YX \atop X \odot Y = XY + XY}$$
 Una es el complemento de la otra

Ambas son asociativas y conmutativas, debido a ello las funciones de varias variables pueden expresarse sin paréntesis.

$$(A \bigoplus B) \bigoplus C = A \bigoplus (B \bigoplus C) = A \bigoplus B \bigoplus C$$

por lo que existe la posibilidad de usar compuertas con varias entradas, sin embargo las entradas múltiples son antieconómicas desde el punto de vista "Hardware".

Estas funciones son especialmente útiles en operaciones aritméticas y detección y corrección de errores.

Una expresión OR-EX de n variables es igual a una función booleana con  $2^n$  / 2 mintérminos cuyos números binarios equivalentes tienen un <u>número impar de unos</u>.

**Ej.:** Para 4 variables => 8 mintérminos

$$A \oplus B \oplus C \oplus D = (A\overline{B} + \overline{A}B) \oplus (C\overline{D} + D\overline{C})$$
  
=  $\sum m (1, 2, 4, 7, 8, 11, 13, 14)$ 

| AB<br>CD | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       |    | 1  |    | 1  |
| 01       | 1  |    | 1  |    |
| 11       |    | 1  |    | 1  |
| 10       | 1  |    | 1  |    |

| AB<br>CD | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 1  |    | 1  |    |
| 01       |    | 1  |    | 1  |
| 11       | 1  |    | 1  |    |
| 10       |    | 1  |    | 1  |

$$F = A \oplus B \oplus C \oplus D$$
  $F = A \odot B \odot C \odot D$ 

$$F = A \odot B \odot C \odot D$$

$$F = A \oplus B \oplus C$$
  
 $F = A \odot B \odot C$ 

$$\frac{\overline{A \oplus B \oplus C} = A \oplus B \oplus C}{\overline{A \oplus B \oplus C} = A \oplus B \oplus C}$$

$$F = A \oplus B \odot C = A \odot B \oplus C$$

#### 8.- Generador y Detector de Paridad

Un circuito que genera el bit de paridad en el transmisor se llama Generador de Paridad y el circuito que detecta la paridad se llama Detector de Paridad.

Ej.: Considere un mensaje de 3 bit que desea transmitir con un bit de paridad impar. La siguiente es la tabla de verdad para un generador de paridad impar.

Las X, Y, Z son entradas y  $P_{\tau}$  es salida.

| <br>X | Υ | Ζ | $P_{I}$ |                    |                     |            |          |   |
|-------|---|---|---------|--------------------|---------------------|------------|----------|---|
| 0     | 0 | 0 | 1       | , XY               |                     |            |          |   |
| 0     | 0 | 1 | 0       | Z                  | 00                  | 01         | 11       |   |
| 0     | 1 | 0 | 0       | 0                  | 1                   |            | 1        |   |
| 0     | 1 | 1 | 1       | 1                  |                     | 1          |          |   |
| 1     | 0 | 0 | 0       |                    |                     |            |          |   |
| 1     | 0 | 1 | 1       | D V $\wedge$       | <b>v</b> $\bigcirc$ | 7          | <u>v</u> | _ |
| 1     | 1 | 0 | 1       | $P_{r} = X \oplus$ | 1 🕑                 | <b>Z</b> = | = ^ 🕁    | , |
| 1     | 1 | 1 | 0       |                    |                     |            |          |   |
|       |   |   |         |                    |                     |            |          |   |



Si ocurre un error, la paridad de los cuatro bits debe ser par. La salida **D** del detector de paridad impar debe ser igual a uno.

| X | Υ | Z | $P_{\text{I}}$ | D |              |         |          |    |         |         |
|---|---|---|----------------|---|--------------|---------|----------|----|---------|---------|
| 0 | 0 | 0 | 0              | 1 | <del>-</del> |         |          |    |         |         |
| 0 | 0 | 0 | 1              | 0 | _ XY         |         |          |    |         |         |
| 0 | 0 | 1 | 0              | 0 | Z            | 00      | 01       | 11 | 10      |         |
| 0 | 0 | 1 | 1              | 1 | 00           | 1       |          | 1  |         |         |
| 0 | 1 | 0 | 0              | 0 | 01           |         | 1        |    | 1       |         |
| 0 | 1 | 0 | 1              | 1 | 11           | 1       |          | 1  |         |         |
| 0 | 1 | 1 | 0              | 1 | 10           |         | 1        |    | 1       |         |
| 0 | 1 | 1 | 1              | 0 |              |         |          |    |         |         |
| 1 | 0 | 0 | 0              | 0 |              |         |          |    |         |         |
| 1 | 0 | 0 | 1              | 1 | C = X        | $\odot$ | <b>Y</b> | Ζ  | $\odot$ | $P_{I}$ |
| 1 | 0 | 1 | 0              | 1 |              |         |          |    |         |         |
| 1 | 0 | 1 | 1              | 0 |              |         |          |    |         |         |
| 1 | 1 | 0 | 0              | 1 |              |         |          |    |         |         |
| 1 | 1 | 0 | 1              | 0 |              |         |          |    |         |         |
| 1 | 1 | 1 | 0              | 0 |              |         |          |    |         |         |
| 1 | 1 | 1 | 1              | 1 |              |         |          |    |         |         |

**NOTA**: Implementar el circuito

 $\mathbf{Y} \oplus \mathbf{Z}$ 

# Ejecución de una Función de Boole Mediante Multiplexores (MSI)

Un mux es un decodificador con una puerta OR ya disponible y es posible configurar cualquier función de Boole de **n** variables con un multiplexor de **2**<sup>n-1</sup> **a 1** 

#### **Procedimiento**

- 1) Se expresa la función como una sumatoria de mintérminos (se asume la siguiente secuencia ABCD ...) A es la variable del extremo izquierdo y BCD ... son las (n-1) variables restantes.
- 2) Se conectan las n 1 variables a las líneas de selección del mux con B conectada a la línea de selección de mayor orden y así sucesivamente hasta S<sub>0</sub>. La variable A será complementada en los términos mínimos ó hasta (2<sup>n</sup>/2)-1 los cuales comprenden la primera mitad. La segunda mitad tendrá la variable A sin complementar.
- 3) Listar las entradas del mux y bajo ellas los términos mínimos (en dos filas). La primera fila incluye todos los términos mínimos en los que A es complementada y la segunda los términos con A no complementada.
- 4) Encierre en un círculo todos los mintérminos de la función e inspeccione cada columna separadamente.
- 5) a) Si 2 mintérminos en una columna no están en círculo, aplíquese un cero a la entrada correspondiente del mux.
  - b) Si 2 mintérminos están en círculo, aplíquese un uno a la entrada correspondiente del mux.
  - c) Si el mintérmino inferior está encerrado y el superior no, aplíquese A a la entrada correspondiente del mux.
  - d) Si el mintérmino superior está encerrado y el inferior no, aplíquese Ā a la entrada correspondiente del mux.

**Ej.:** Considere  $F(A, B, C) = \sum m(1, 3, 5, 6)$ 

1) 3 variables => Mux de  $2^{n-1}$  a 1, esto es  $2^2$  a 1 = 4 a 1

|   | $\mathtt{I}_0$ | $I_1$ | $I_2$ | $I_3$ |
|---|----------------|-------|-------|-------|
| Ā | 0              | 1     | 2     | 3     |
| Α | 4              | (5)   | (9)   | 7     |
|   | Ø              | 1     | Α     | Ā     |

| Α | В | С | f |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |

Luego:



2) 
$$F = (A, B, C, D) = \sum (0, 1, 3, 4, 8, 9, 15)$$

Mux de 8 a 1

|   | $\mathbf{I}_{O}$ | $I_1$ | $I_2$ | ${\tt I}_3$ | ${\tt I}_4$ | $I_5$ | $I_6$ | ${f I_7}$ |
|---|------------------|-------|-------|-------------|-------------|-------|-------|-----------|
| Ā | 0                | 1     | 2     | 3           | 4           | 5     | 6     | 7         |
| Α | 8                | 9     | 10    | 11          | 12          | 13    | 14    | 15        |
|   | 1                | 1     | Ø     | Ā           | Ā           | Ø     | Ø     | Α         |



# <u>Memoria de Solo Lectura ROM</u> (Read Only Memory)

Una ROM, es dispositivo de memoria en el cual se almacena un conjunto fijo de información binaria. Es un elemento que incluye un decodificador y un conjunto de compuertas OR dentro de una sola cápsula de CI.

Las conexiones entre las salidas del decodificador y las entradas de las compuertas OR pueden especificarse para cada configuración particular "Programando" la ROM. Una vez que se establezca la información para la ROM, esta permanecerá fija aunque haya un corte de energía a diferencia de una memoria volátil.

Las ROM se usan a menudo para configurar un circuito combinacional complejo en una cápsula de CI y así eliminar los cables de conexión.

# Diagrama en Bloque de una ROM



Cada combinación de bits de las variables de entrada se llama *Dirección*. Cada combinación de las líneas de salida se llama *Palabra*.

**Ej.:** Una Rom de 32 x 8 => 32 palabras de 8 bit direccionadas por 5 entradas

# Construcción Lógica de una ROM

Ej.: Rom de 32 x 4 (32 palabras de 4 bits c/u)



Observar que la salida de la Rom produce la suma de todos los mintérminos de n-variables de entrada. Al romperse los enlaces se puede obtener un circuito combinacional en particular.

**Ej.:** 
$$F_1$$
 (  $A_1$ ,  $A_0$  ) =  $\sum m$  ( 1, 2, 3 )  $F_2$  (  $A_1$ ,  $A_0$  ) =  $\sum m$  ( 0, 2 )

| <b>A</b> <sub>1</sub> | $A_0$ | F <sub>1</sub> | $F_2$ |
|-----------------------|-------|----------------|-------|
| 0                     | 0     | 0              | 1     |
| 0                     | 1     | 1              | 0     |
| 1                     | 0     | 1              | 1     |
| 1                     | 1     | 1              | 0     |



#### También



### Tipos de ROM

- **ROM**: La programación la hace el fabricante.
- **PROM**: (ROM Programable) Los enlaces se rompen por medio de pulsos de corriente con instrumentos llamados programadores de PROM. Una vez realizada la programación el proceso irreversible.
- **EPROM**: (Erase PROM, Reprogramable) Su contenido puede ser cambiado borrando con una luz ultravioleta por un cierto periodo de tiempo, la radiación corta los puentes internos que sirven de contacto.
- **EAPROM**: (Eléctrica alterable PROM) Eprom eléctricamente alterable, pueden ser borradas con señales eléctricas